您当前的位置:五五电子网电子知识电源动力技术其他电源技术基于CPLD的交流电源信号发生器电路设计 正文
基于CPLD的交流电源信号发生器电路设计

基于CPLD的交流电源信号发生器电路设计

点击数:7466 次   录入时间:03-04 11:36:41   整理:http://www.55dianzi.com   其他电源技术

    本文介绍了交流电源信号发生器的基本原理,阐述了国内外有关交流电源信号发生器设计的基本方法,基于可编程逻辑器件(CPLD)设计实现了交流电源信号发生器,并给出了仿真及实验波形。

    交流电源是把输入电源变换成在电压、电流、频率、波形以及在稳定性、可靠性等方面符合要求的电能供给负载的电源变换器。输入电源多为单相或三相交流,输出量仍是交流电,含稳压、稳流、稳频、不间断供电等类型。在惯性测量系统中,交流电源广泛用于陀螺仪表转子电源、传感器激励、频标、电磁悬浮激励等,是保障系统性能的基础电路。
    交流电源信号发生器产生交流电源基准信号,本文将针对某惯性平台交流电源系统提出一种新型的信号发生器设计方案。

1 交流电源信号发生器指标要求
   
交流电源一般由信号发生器、波形变换器、功率放大器、稳幅回路组成,电路结构方框图如图1所示。

a.JPG

    交流电源信号发生器是交流电源的核心部分,产生交流电源工作所需信号波形。针对某惯性平台交流电源系统,需要产生以下信号:

    信号1:频率256 kHz,占空比50%,5 VTTL信号;

    信号2:频率16kHz,占空比50%,5VTTL信号;

    信号3:频率8kHz,占空比50%,5VTTL信号;

    信号4:频率4kHz,占空比50%,5 VTTL信号;

    信号5:频率2kHz,占空比50%,5VTTL信号;

    信号6~信号8:频率1 kHz,占空比50%,5 VTTL信号,相位差120°;

    频率稳定度:1/106;

    频率精度:1/103。

    2 基于CPLD的交流电源信号发生器电路设计

    2.1 常规信号发生电路设计方法

    常规的信号发生电路设计方法有振荡器加整形方式、单片微处理器软件编程、晶振加锁相式频率合成技术(PLL)等若干种方法。

    振荡方式(例如文式振荡桥电路)是最为常见的一种信号产生方式,对于LC和RC信号产生器,适当地设计频率选择电路中的电感、电容或电阻的数值,信号产生器就可方便的产生所要求工作频率的信号,但该方式电路的频率稳定性不高,通常仅为10-3量级;

    单片微处理器软件编程方式可以大大简化电路结构,减少系统功耗、制作成本和调试时间,灵活性高,但该方式输出信号的频率较低,输出信号频率的调整精度也较低;

    晶振作激励应用锁相式频率合成技术,使信号输出达到了晶振的频率稳定度,具有较宽的频率可调范围,但电路复杂,实现难度较大。

    常规的交流信号发生电路要么电路简易,但精度难以达到要求;要么精度较高,电路较复杂,难以在电路结构和性能指标方面达到最优。基于复杂可编程逻辑电路(CPLD)的陀螺信号发生电路较好的解决了上述问题,有源晶振作为激励,采用软件编程实现了硬件功能,具有电路简单、精度及温漂取决于晶振质量、可靠性较高、易移植等优势。

    2.2 基于CPLD的交流电源信号发生器的实现

    (1) CPLD简介及其设计流程

    可编程逻辑器件随着微电子制造工艺的发展取得了长足的进步。从早期的只能存储少量数据,完成简单逻辑功能的可编程只读存储器(PROM)、紫外线可擦除只读存储器(EPROM)和电可擦除只读存储器(E2PROM),发展到能完成中大规模的数字逻辑功能的可编程阵列逻辑(PAL)和通用阵列逻辑(GAL),今天已经发展成为可以完成超大规模的复杂组合逻辑与时序逻辑的复杂可编程逻辑器件(CPLD)和现场可编程逻辑器件(FPGA)。随着工艺技术的发展,新一代的FPGA将集成中央处理器(CPU)或数字处理器(DSP)内核,为实现片上可编程系统(SOPC)提供强大硬件支持。

    本文采用ALTEra公司MAX7000系列EPM7128STI100,它有128个逻辑单片(LE)、5VTTL I/O电平标准、84个I/O、TOFP-100封装,采用Quar tus II软件进行设计输入、综合、布局布线、仿真、编程和配置,采用707厂J-ZPB-26-16.384M-5型16.384MHz军品级晶振作为时序基准,芯片背板大面积“覆地”,芯片电源脚和地之间并联0.1μF/0603高频去耦电容,硬件框图如图2所示。b.JPG

   



www.55dianzi.com

    (2)应用CPLD设计交流电源信号发生器

    基于CPLD设计交流电源信号发生器,采用有源晶振16.384 MHz作为频率参考,设计分频器进行32分频,分频信号通过计数器再2分频同时占空比调整为50%,即可得到256 kHz信号1输出;信号1通过计数器再16分频,即可得到16 kHz信号2输出;信号2通过计数器再2分频,即可得到8 kHz信号3输出;同样的道理可以得到4KHz信号4输出、2 kHz信号5输出。电路实现框图如图3所示。

c.JPG

   
    电路要求1 kHz三相120°输出,需要先得到6kHz频率,后再6次分频每次分频三相有对应的电平输出。基准频率16.384 MHz分频2731次可以得到5.999 kHz,再6分频可到0.9998779 kHz,频率精度理论值为1.2x10-4,电路实现框图如图4所示。

d.JPG

   
    (3)仿真及实验结果
    1 kHz、2 kHz和4 kHz实验波形如图5所示,8kHz、16 kHz和256 kHz实验波形如图6所示,三相1kHz波形如图7所示。

e.JPG

f.JPG

   
    从图7可以看出三路输出信号相位相差120°,频率为999.875 Hz频率精度为1.25x 10-4。



www.55dianzi.com

    3 解决的关键问题

    3.1 防误计数设计

    计数器通过检测时钟输入的跳变沿进行计数。初始上电由于电源过冲及时钟输入毛刺等原因,会造成计数器的误计数。为了防止此现象的出现,上电时计数器清零,增强电路的可靠性,电路框图如图8所示。

g.JPG

   
    如图8所示,电容初始储能为零,即μc(0)=0,上电后,电路接入直流电压源uS。根据KVL,有
    uR+uC=uS
    把uR=Ri,i=CduC/dt代入,得电路的微分方程,RCduC/dt+uC=uS可解得该一阶线性非齐次方程的解为,其中时间常数τ=RC。
    上电后电容端电压变化曲线如图9所示。

j.JPG

   
    电容端电压经整形电路可以得到计数器清零控制信号,图9中UIH(min)=2.0 V是后端整形电路输入高电平门限电压(TTL标准),电压从0升高到UIH(min)所用的时间为,则UIH(min)=2.0V
    k.JPG
    整形后低电平持续时间T1=t1。需要注意的是设计阻容时为满足时序,要求T1≤T2,T2是晶振的振荡周期。

[1] [2]  下一页


本文关键字:电源  信号发生器  其他电源技术电源动力技术 - 其他电源技术