您当前的位置:五五电子网电子知识变频技术变频器基础压迫情态内的智能感应器内的变频器 正文
压迫情态内的智能感应器内的变频器

压迫情态内的智能感应器内的变频器

点击数:7383 次   录入时间:03-04 11:39:06   整理:http://www.55dianzi.com   变频器基础

 脉压对发射机幅相特性的要求旁瓣抑制-20dB-30dB-40dB幅度起伏20%(0.8dB)6.3%(0.27dB)2%(0.09dB)相位起伏11.5b3.6b1.15b传统上变频器的缺点下面我们以某系统发射激励单元为例,当采用传统的两次上混频方案时,对单元可能出现的问题进行预先分析。设基带信号为正交的LFM或NLFM信号,信号带宽02.5MHz,调制后信号带宽为5MHz.

  杂散问题根据双平衡混频器的参数,其本振与射频端口的隔离度约为2030dB.为保证输出具有较少的组合频率干扰,输入信号电平一般低于混频器1dB、压缩点510dB.这样混频器输出的RF信号和本振泄漏信号功率电平相近,要满足-60dBc的杂散要求,带通滤波器就显得非常关键。

  采用混频器实现一中频的方案框图由于该带通滤波器相对带宽仅为0.7%,而且要求滤波器电路元件Q值大于带通滤波器的Qmin几倍(Qmin=Q低通@Q带通=5@145=725)。目前看来,只有介质滤波器的特性能达到要求,但实际制作的介质滤波器一般只保证带外抑制4050dB,因此这种方案不能有效地滤除混频器引入的杂散。相位失真假设一个系统没有相位失真,即相频特性是线性的,它的群延迟就等于常数。通过分析已调信号的群延迟变化特性,就可以确定相位的非线性情况。

  通常窄带滤波器的时延特性可用下式近似计算:td=SdP$f式中td为滤波器的时延;$f为滤波器-3dB带宽;Sd为滤波器低通原型的时延值。根据国外公司对陶瓷介质滤波器仿真软件分析,当带通滤波器的中心频率为1740MHz,BW-3dB=12MHz,n=4的情况下:f0处的插损为6.3dB,延迟为67.8ns;f02.5MHz处的插损为6.6dB,延迟为74.5ns.时延的变化量为6.7ns,约占器件时延的10%,可以确定,该滤波器的相频线性较差。

  采用锁相环的上变频器众所周知,锁相环具有频率跟踪和窄带滤波的特点。为此我们利用锁相环实现一中频,然后在一中频上完成正交调制。Q3236为Qualcomm公司推出的2000MHz以下的频率合成器芯片,内部包含参考分频器、双模前置分频器、可变分频器以及高达100MHz的数字鉴频鉴相器。UPC2758T为NEC公司推出的2.5GHz有源下变频器,具有+18dB的转换增益,本振电平为-10dBm.VCO采用双路输出的集成压控振荡器,主路输出+13dBm,副路输出0dBm,两路的隔离为20dB.

  采用锁相环实现一中频的方案框图1.杂散分析由可以分析,二本振(1680MHz)在VCO输出端的电平为:P=P1680-L混频-L衰减器-LVCO=-25-15-10-20=-70dBm因此,本振泄漏为P-PVCO=-70-(+13)=-83dBc对于鉴相频率(30MHz),可选择环路带宽100kHz.当采用二阶有源比例积分滤波器时,环路输出中的鉴相频率泄漏可达-70dBc.

  相位线性分析基带信号在一中频(1740MHz)进行正交调制产生中频调制信号,带宽为5MHz.考虑到后面带通滤波器的-3dB带宽为120MHz,采用同样的软件分析,当带通滤波器的f0为1740MHz,-3dB带宽为120MHz,n=3的情况下:f0处的插损为0.7dB,延迟为5ns;f04MHz处的插损为0.7dB,延迟为5ns.可以看出,该滤波器的幅相一致性都很好。

  结论本方案已在工程中得到验证,其输出信号在信息带宽内的幅度起伏小于0.18dB,相位非线性偏差小于1.5b.因此可以确定,在雷达发射机上变频器中采用锁相环技术,可以有效地解决电路中的杂散问题,同时降低中频带通滤波器的难度,从根本上改善整个上变频器的幅频和相频特性,满足脉冲压缩体制雷达对发射信号的幅度一致性和相位线性的要求。


本文关键字:变频器  智能  感应器  变频器基础变频技术 - 变频器基础

《压迫情态内的智能感应器内的变频器》相关文章>>>