3 小结
通过上面的分析,了解了FPGA功率损耗的相关原理和影响功耗的相关因素。设计者通过优化自己的设计和注意某些具体情况,可以在FPGA设计中实现低功耗。通过一款具体的FPGA产品了解其低功耗的解决方式,为设计提供了指导。FPGA均可在相应的操作环境下进行仿真,从而了解功耗的具体使用情况,针对相应的情况进行修改。另外,还可采用优化的算法来减少多余和无意义的开关活动,来实现低功耗的解决方案。
参考文献
[1] Degalahal Vijay, Tuan Tim. Methodology for High Level Estimation of FPGA Power Consumption: Proceedings of the 2005 conference on Asia South PACific design automation[C], 2005.
[2] 王诚,等.ALTEra FPGA/CPLD设计基础篇 [M].北京:人民邮电出版社,2005.
[3] 熊磊.FPGA设计中功率损耗的研究[J].信息技术,2008(10):82.
[4] Yang Arthur.降低FPGA功耗的设计技巧和ISE功能分析工具[OL].[2009531]. http://www.eeworld.com.cn/FPGA/2009/0531/article_621_1.html .
[5] 刘明章.基于FPGA的嵌入式系统设计[M].北京:国防工业大学出版社,2007:26.
[6] 周立功.最低功耗的高门密度可重编程FPGA解决方案[EB/OL].[20091027].http://www.zlgmcu.com/actel/igloo.asp.
本文关键字:暂无联系方式DSP/FPGA技术,单片机-工控设备 - DSP/FPGA技术
上一篇:基于FPGA的FIFO设计和应用