在同一坐标系中,先作出VCO的相位噪声谱,再作出经N2倍增后的晶振相位噪声谱,可以找到两条谱线的交点,只要把环路的fn选择在这个交点频率上,输出相位噪声功率就是最小。只要将所有的噪声按高通型和低通型两类归并,再用前面的方法同样可以完成最佳fn的设计。
环路滤波器采用有源比例积分滤波器,其特性接近理想积分滤波器,有两个独立可调参数,并具有滞后-导前特性,有利于环路的稳定。
基于DDS的线性调频信号源
DDS主要由相位累加器、sin幅度变换器、D/A转换器和低通滤波器(LPF)等组成,其核心部件是相位累加器,如图4所示,在系统时钟的作用下,由相位累加器完成频率累加,并将每次累加结果作为取样地址,周期性地扫描正弦波的波形存储器,并通过D/A转换器把结果变换成电压波形。
输出频率、频率控制字、系统时钟频率三者的关系为:
式中:FO—输出波形的频率;K—频率控制字;
FCLK—系统时钟频率;N—相位累加器位长。
DDS合成的信号除主谱外,存在大量的杂散分量,这些杂散分量主要有三个来源,一是相位截断误差引起的,这可用相位累加器输出相位截短后用于寻址相/幅变换表的位数来衡量,二是波形存储器ROM的数据位数是有限的,引起波形幅度量化误差,这由相/幅变换后输出数字的位数和DAC位数决定,三是由于
本文关键字:暂无联系方式电子技术,电工技术 - 电子技术
上一篇:直接数字式频率合成器