3、硬件原理设计方面。如果硬件原理设计得比较好的话,即便已经串入干扰,也不应
引起误动作。我们公司在硬件出口部分采用了正反逻辑组合的密码锁方式,即常开、常闭接点互相闭锁。这样,干扰串入的时候,逻辑处于互相闭锁的状况,大大地减少了误动的可能性。
根据以上分析,我们认为,这三个方面只要处理好一个的话,通信线干扰都不会导致装置误动。
3.3 在装置使用过程中,发现其对时不准确,SOE记录没有统一的时间,给事件追忆带来一定困难。请问如何解决这个问题?
对时有软件对时和硬件对时之分。
软件对时牵涉面较广,与上位机发令时机、各装置通讯应答速度、装置时间芯片、软件对时优先级等密切相关。如果有一个方面没处理好,就可能导致对时不准。举例说来,如果通讯广播对时命令时,各装置报文响应的时间有先后,装置的时间就会有差异,从而导致所得到的基准不一致。这是一个比较常见的问题。我们公司选用LONWORK总线通讯方式,并通过独特的技术,较好地解决了通讯响应造成的对时不准的问题,软件对时一般可达到±10ms以内的精度。
上一篇:医药工业洁净厂房电气设计的体会